图书介绍

EDA技术及其应用2025|PDF|Epub|mobi|kindle电子书版本百度云盘下载

EDA技术及其应用
  • 潘松,赵敏笑编著 著
  • 出版社: 北京:科学出版社
  • ISBN:7030207718
  • 出版时间:2007
  • 标注页数:233页
  • 文件大小:76MB
  • 文件页数:244页
  • 主题词:电子电路-电路设计:计算机辅助设计-高等学校:技术学校-教材

PDF下载


点此进入-本书在线PDF格式电子书下载【推荐-云解压-方便快捷】直接下载PDF格式图书。移动端-PC端通用
种子下载[BT下载速度快]温馨提示:(请使用BT下载软件FDM进行下载)软件下载地址页直链下载[便捷但速度慢]  [在线试读本书]   [在线获取解压码]

下载说明

EDA技术及其应用PDF格式电子书版下载

下载的文件为RAR压缩包。需要使用解压软件进行解压得到PDF格式图书。

建议使用BT下载工具Free Download Manager进行下载,简称FDM(免费,没有广告,支持多平台)。本站资源全部打包为BT种子。所以需要使用专业的BT下载软件进行下载。如BitComet qBittorrent uTorrent等BT下载工具。迅雷目前由于本站不是热门资源。不推荐使用!后期资源热门了。安装了迅雷也可以迅雷进行下载!

(文件页数 要大于 标注页数,上中下等多册电子书除外)

注意:本站所有压缩包均有解压码: 点击下载压缩包解压工具

图书目录

第1章 概述1

EDA技术1

EDA技术应用对象2

VHDL4

EDA的优势5

面向FPGA的EDA开发流程6

设计输入6

综合7

适配(布线布局)8

仿真8

PLD9

PLD的分类9

PROM可编程原理10

GAL11

CPLD的结构与可编程原理12

FPGA的结构与工作原理14

查找表逻辑结构14

FPGA的结构与原理15

硬件测试技术18

内部逻辑测试18

JTAG边界扫描测试19

FPGA/CPLD产品概述19

Altera公司FPGA和CPLD器件系列19

Lattice公司CPLD器件系列21

Xilinx公司FPGA和CPLD器件系列21

编程与配置22

FPGA配置器件23

Quartus II23

IP核25

EDA的发展趋势25

第2章 Quartus II设计向导27

原理图输入设计方法的特点27

原理图输入方式设计初步28

建立工作库文件夹和编辑设计文件28

创建工程30

功能分析32

编译前设置33

全程编译35

功能测试36

引脚设置和下载39

引脚锁定40

配置文件下载42

AS模式直接编程配置器件43

JTAG间接模式编程配置器件43

USB-Blaster编程配置器件使用方法44

层次化设计46

8位十进制计数器的设计46

硬件测试与实验49

8位十进制频率计设计51

时序控制器设计51

顶层电路设计与测试52

习题53

实验与实践55

8位十进制频率计设计55

用原理图输入法设计8位全加器55

计时系统设计56

数字系统设计56

第3章 宏功能模块应用57

流水线乘法累加器设计57

电路结构与工作原理57

电路结构与工作原理58

电路时序仿真与测试62

逻辑数据采样电路设计64

在系统存储器数据读写编辑器应用70

简易正弦信号发生器设计73

工作原理74

定制初始化数据文件74

定制LPM元件76

完成顶层设计78

嵌入式逻辑分析仪使用方法80

SignalTap Ⅱ一般使用方法和实例80

编辑SignalTap Ⅱ的触发信号86

FIFO模块定制88

嵌入式锁相环ALTPLL调用89

建立嵌入式锁相环元件89

测试锁相环89

优化设计92

流水线设计92

寄存器平衡技术93

时序设置与分析94

时序约束设置94

查看时序分析结果97

习题97

实验与实践98

流水线乘法累加器设计98

简易逻辑分析仪设计98

简易正弦信号发生器设计99

8位十六进制频率计设计100

利用LPM- ROM设计乘法器100

简易存储示波器设计101

LPM- FIFO实验102

第4章 应用VHDL设计数字系统104

多路选择器的VHDL描述104

多路选择器的VHDL描述104

语句结构和语法说明107

寄存器描述的VHDL程序111

D触发器的描述111

VHDL描述的语言现象说明112

实现时序电路的不同表述116

异步时序电路设计119

1位全加器的VHDL描述120

半加器描述120

CASE语句122

全加器描述和例化语句124

计数器设计125

4位二进制加法计数器设计126

整数类型127

计数器设计的其他表述方法127

一般加法计数器设计130

相关语法说明131

程序分析131

含并行置位的移位寄存器设计133

基于Quartus Ⅱ的VHDL文本输入设计134

建立工作库文件夹和编辑设计文件135

创建工程136

全程编译136

时序仿真137

应用RTL电路图观察器137

硬件测试138

习题139

实验与实践140

基于VHDL的组合电路的设计140

时序电路的设计141

含异步清零和同步时钟使能的加法计数器的设计141

数控分频器的设计142

乐曲硬件演奏电路设计143

混合输入设计实验148

第5章 VHDL设计技术深入150

深入讨论数据对象150

常量150

变量151

信号151

进程中的信号与变量赋值153

双向和三态电路信号赋值161

三态门设计161

双向端口设计162

三态总线电路设计164

IF语句概述166

深入了解进程语句169

进程语句格式169

进程结构组成170

进程要点170

并行语句特点173

仿真延时174

固有延时174

传输延时175

仿真δ176

实体与相关语句语法176

实体语句结构176

参数传递说明语句177

参数传递映射语句178

直接数字综合器(DDS)设计179

习题184

实验与实践187

7段数码显示译码器设计187

8位数码扫描显示电路设计189

32位并进/并出移位寄存器设计191

直接数字频率合成器(DDS)设计191

数字移相信号发生器设计191

第6章 实用状态机设计技术194

有限状态机设计初步194

为什么要使用状态机194

数据类型定义语句195

一般有限状态机的结构196

Moore型有限状态机设计200

多进程有限状态机200

单进程Moore型有限状态机204

Mealy型有限状态机设计206

状态编码209

状态位直接输出型编码209

顺序编码211

一位热码编码212

非法状态处理212

习题214

实验与实践216

序列检测器设计216

ADC0809采样控制电路实现217

基于0809的数据采集电路和简易存储示波器设计217

基于5510/5651的数字存储示波器设计220

VGA彩条信号显示控制器设计221

附录EDA实验系统简介226

实验电路结构图227

GW48 EDA系统实验信号名与芯片引脚对照表231

参考文献233

热门推荐