图书介绍

数字电子技术基础2025|PDF|Epub|mobi|kindle电子书版本百度云盘下载

数字电子技术基础
  • 韩焱编著 著
  • 出版社: 北京:电子工业出版社
  • ISBN:9787121091902
  • 出版时间:2009
  • 标注页数:306页
  • 文件大小:17MB
  • 文件页数:318页
  • 主题词:数字电路-电子技术-高等学校-教材

PDF下载


点此进入-本书在线PDF格式电子书下载【推荐-云解压-方便快捷】直接下载PDF格式图书。移动端-PC端通用
种子下载[BT下载速度快]温馨提示:(请使用BT下载软件FDM进行下载)软件下载地址页直链下载[便捷但速度慢]  [在线试读本书]   [在线获取解压码]

下载说明

数字电子技术基础PDF格式电子书版下载

下载的文件为RAR压缩包。需要使用解压软件进行解压得到PDF格式图书。

建议使用BT下载工具Free Download Manager进行下载,简称FDM(免费,没有广告,支持多平台)。本站资源全部打包为BT种子。所以需要使用专业的BT下载软件进行下载。如BitComet qBittorrent uTorrent等BT下载工具。迅雷目前由于本站不是热门资源。不推荐使用!后期资源热门了。安装了迅雷也可以迅雷进行下载!

(文件页数 要大于 标注页数,上中下等多册电子书除外)

注意:本站所有压缩包均有解压码: 点击下载压缩包解压工具

图书目录

第1章 数字电路基础1

1.1 数字电路概述1

1.1.1 模拟信号与数字信号1

1.1.2 数字信号的表示方法1

1.1.3 数字电路2

1.2 数制和码制4

1.2.1 几种常用数制4

1.2.2 不同数制之间的相互转换6

1.2.3 码制8

1.3 二进制算术运算9

1.4 逻辑代数基础11

1.4.1 逻辑代数的三种基本运算11

1.4.2 逻辑代数的基本公式和常用公式14

1.4.3 逻辑代数的基本规则16

1.5 逻辑函数的化简17

1.5.1 逻辑函数的最简形式及变换17

1.5.2 逻辑函数的公式化简法18

1.5.3 用卡诺图化简逻辑函数19

1.6 逻辑关系描述方法的相互转换26

1.6.1 用波形图描述逻辑函数26

1.6.2 逻辑函数描述方法间的转换26

1.7 VHDL硬件描述语言简介29

1.7.1 VHDL的基本结构29

1.7.2 VHDL的语言元素31

1.7.3 VHDL的基本语句35

本章小结37

自测题38

习题39

第2章 逻辑门电路41

2.1 半导体器件的开关特性41

2.1.1 半导体二极管的开关特性42

2.1.2 晶体三极管的开关特性43

2.2 分立元件门电路45

2.2.1 二极管与门45

2.2.2 二极管或门46

2.2.3 三极管非门46

2.3 TTLL集成逻辑门47

2.3.1 TTL与非门的电路结构与工作原理47

2.3.2 TTL与非门的外部电气特性与主要参数49

2.3.3 TTL与非门的改进系列56

2.3.4 其他逻辑功能的TTL门电路58

2.3.5 TTL集电极开路门(OC门)和三态输出门(TS门)60

2.3.6 TTL门电路的使用规则64

2.4 其他类型的双极型数字集成电路66

2.4.1 发射极耦合逻辑(ECL)门66

2.4.2 集成注入逻辑(I2L)电路67

2.5 CMOS逻辑门68

2.5.1 MOS管的开关特性69

2.5.2 CMOS反相器70

2.5.3 其他逻辑功能的CMOS门电路73

2.5.4 CMOS传输门75

2.5.5 CMOS漏极开路门与CMOS三态输出门75

2.5.6 各种系列CMOS数字集成电路的比较77

2.5.7 CMOS门电路的使用规则78

2.6 Bi-CMOS门电路79

2.7 门电路的VHDL描述80

2.7.1 用赋值语句描述2输入与非门80

2.7.2 三态门描述81

本章小结81

自测题81

习题82

第3章 组合逻辑电路85

3.1 概述85

3.2 基于门电路的组合逻辑电路的分析与设计86

3.2.1 基于门电路的组合逻辑电路的分析86

3.2.2 基于门电路的组合逻辑电路的设计87

3.3 常用集成中规模组合逻辑电路88

3.3.1 编码器88

3.3.2 译码器92

3.3.3 数据选择器98

3.3.4 数值比较器100

3.3.5 加法器101

3.4 中规模组合逻辑电路的应用105

3.4.1 译码器的应用105

3.4.2 数据选择器的应用109

3.4.3 全加器的应用111

3.5 竞争与冒险112

3.5.1 竞争与冒险的基本概念112

3.5.2 竞争与冒险的判断方法113

3.5.3 竞争与冒险的消除方法114

3.6 组合逻辑电路的VHDL描述115

3.6.1 编码器的VHDL语言描述115

3.6.2 译码器的VHDL语言描述115

3.6.3 4选1数据选择器的VHDL语言描述116

本章小结117

自测题117

习题118

第4章 触发器123

4.1 概述123

4.2 基本RS触发器124

4.2.1 与非门组成的基本RS触发器124

4.2.2 或非门组成的基本RS触发器126

4.2.3 应用举例127

4.3 同步触发器128

4.3.1 同步RS触发器128

4.3.2 同步D触发器130

4.3.3 同步触发器的空翻现象131

4.4 主从触发器132

4.4.1 主从RS触发器132

4.4.2 主从JK触发器133

4.4.3 其他主从结构的触发器136

4.5 边沿触发器137

4.5.1 维持-阻塞边沿D触发器137

4.5.2 用CMOS传输门组成的边沿D触发器138

4.5.3 利用传输延迟时间的边沿JK触发器139

4.6 触发器的电路结构和逻辑功能的关系141

4.7 集成触发器简介及其应用举例142

4.8 触发器的VHDL语言描述145

本章小结146

自测题147

习题149

第5章 时序逻辑电路152

5.1 概述152

5.2 时序逻辑电路的分析153

5.2.1 分析时序逻辑电路的一般步骤153

5.2.2 寄存器和移位寄存器154

5.2.3 计数器158

5.3 时序逻辑电路的设计174

5.4 中规模集成时序逻辑电路及其应用183

5.4.1 集成计数器的应用183

5.4.2 寄存器的应用189

5.5 顺序脉冲发生器和序列信号发生器190

5.5.1 顺序脉冲发生器190

5.5.2 序列信号发生器192

5.6 利用VHDL硬件描述语言的时序逻辑电路设计194

5.6.1 VHDL中的状态描述194

5.6.2 一般时序逻辑电路的VHDL描述举例195

5.6.3 状态机及其VHDL描述197

本章小结201

自测题202

习题203

第6章 脉冲信号的产生与整形209

6.1 概述209

6.2 施密特触发器210

6.2.1 门电路构成的施密特触发器210

6.2.2 集成施密特触发器212

6.2.3 用555定时器构成的施密特触发器214

6.2.4 施密特触发器的应用218

6.3 单稳态触发器219

6.3.1 门电路构成的单稳态触发器219

6.3.2 集成单稳态触发器221

6.3.3 用555定时器构成的单稳态触发器224

6.3.4 单稳态触发器的应用226

6.4 多谐振荡器227

6.4.1 用门电路组成的多谐振荡器228

6.4.2 石英晶体组成的多谐振荡器229

6.4.3 由555定时器构成的多谐振荡器230

6.4.4 多谐振荡器的应用——燃气灶熄火声光报警电路232

本章小结233

自测题233

习题234

第7章 半导体存储器237

7.1 概述237

7.1.1 半导体存储器的特点237

7.1.2 半导体存储器的分类237

7.1.3 半导体存储器的主要技术指标238

7.1.4 半导体存储器的相关概念238

7.2 只读存储器(ROM)238

7.2.1 固定ROM238

7.2.2 可编程ROM241

7.2.3 可擦除可编程ROM242

7.2.4 ROM芯片应用举例245

7.2.5 常用集成ROM存储器芯片247

7.3 随机存储器(RAM)248

7.3.1 RAM的基本结构248

7.3.2 SRAM的静态存储单元250

7.3.3 DRAM的动态存储单元251

7.4 存储容量的扩展253

7.4.1 位扩展253

7.4.2 字扩展254

7.4.3 字、位同时扩展256

7.5 存储器的VHDL描述256

7.5.1 只读存储器的VHDL描述256

7.5.2 随机存储器的VHDL描述256

本章小结257

自测题258

习题259

第8章 可编程逻辑器件260

8.1 概述260

8.1.1 PLD的基本结构260

8.1.2 PLD的分类261

8.1.3 PLD的电路表示方法261

8.1.4 PLD的性能特点262

8.2 可编程阵列逻辑(PAL)263

8.2.1 PAL的基本电路结构263

8.2.2 PAL的应用举例264

8.3 通用阵列逻辑器件(GAL)264

8.3.1 GAL的基本电路结构264

8.3.2 GAL的输出逻辑宏单元(OLMC)的组成结构266

8.3.3 GAL的特点267

8.4 复杂可编程逻辑器件(CPLD)268

8.4.1 CPLD的基本结构269

8.4.2 MAX7000系列的结构和功能269

8.4.3 MAX7000系列中的宏单元270

8.4.4 逻辑阵列块271

8.4.5 MAX7000系列的其他组成部分272

8.4.6 CPLD的特性272

8.5 现场可编程门阵列器件(FPGA)272

8.5.1 FPGA的基本结构272

8.5.2 查找表的原理与结构273

8.5.3 FLEX 10K系列的基本结构274

8.5.4 FPGA的特点277

8.5.5 FPGA与CPLD在功能和性能上的主要差别278

8.6 基于可编程逻辑器件的数字系统设计279

8.6.1 基于可编程逻辑器件的数字系统设计流程279

8.6.2 设计举例280

本章小结282

自测题283

习题283

第9章 模数与数模转换器284

9.1 数模(D/A)转换器284

9.1.1 D/A转换器的转换特性及其主要技术指标285

9.1.2 D/A转换器的工作原理286

9.1.3 集成D/A转换器及其应用288

9.2 模数(A/D)转换器291

9.2.1 A/D转换器的基本原理及分类291

9.2.2 并行比较型A/D转换器293

9.2.3 逐次逼近型A/D转换器295

9.2.4 双积分型A/D转换器297

9.2.5 A/D转换器的主要技术指标299

9.2.6 集成A/D转换器及其应用300

本章小结302

自测题303

习题304

参考文献306

热门推荐