图书介绍
单片机并行总线开发及模块设计2025|PDF|Epub|mobi|kindle电子书版本百度云盘下载

- 牛余朋,蔡艳平,成曙编著 著
- 出版社: 北京:清华大学出版社
- ISBN:9787302410140
- 出版时间:2015
- 标注页数:210页
- 文件大小:36MB
- 文件页数:219页
- 主题词:单片微型计算机-电路设计
PDF下载
下载说明
单片机并行总线开发及模块设计PDF格式电子书版下载
下载的文件为RAR压缩包。需要使用解压软件进行解压得到PDF格式图书。建议使用BT下载工具Free Download Manager进行下载,简称FDM(免费,没有广告,支持多平台)。本站资源全部打包为BT种子。所以需要使用专业的BT下载软件进行下载。如BitComet qBittorrent uTorrent等BT下载工具。迅雷目前由于本站不是热门资源。不推荐使用!后期资源热门了。安装了迅雷也可以迅雷进行下载!
(文件页数 要大于 标注页数,上中下等多册电子书除外)
注意:本站所有压缩包均有解压码: 点击下载压缩包解压工具
图书目录
第1章 单片机基础知识1
1.1 概述1
1.1.1 单片机发展历程1
1.1.2 几种常见的单片机1
1.1.3 单片机的结构及组成2
1.2 数的进制及位和字节的含义3
1.2.1 数制及其转换3
1.2.2 数和物理现象的关系6
1.2.3 位和字节的含义6
1.3 51单片机基本硬件结构6
1.3.1 硬件结构6
1.3.2 端口结构分析7
1.4 单片机存储器知识介绍16
1.4.1 概述16
1.4.2 程序存储器19
1.4.3 数据存储器19
1.4.4 单片机存储模式21
1.5 单片机CPU的时序21
1.5.1 单片机的时序21
1.5.2 单片机的时钟电路22
1.6 单片机的外部接口及其扩展23
1.6.1 中断系统23
1.6.2 定时器/计数器24
1.6.3 串口25
1.6.4 特有寄存器25
第2章 单片机总线概述28
2.1 总线的基本概念28
2.1.1 总线的定义28
2.1.2 总线的分类28
2.1.3 总线的主要技术指标31
2.1.4 总线驱动33
2.1.5 总线的标准33
2.1.6 总线的优缺点33
2.2 计算机中的总线34
2.3 单片机中的总线37
第3章 Proteus设计与仿真开发39
3.1 Proteus 7简介39
3.2 Proteus 7功能40
3.2.1 Proteus的资源库和仿真工具40
3.2.2 Proteus 7 ISIS界面介绍43
3.2.3 Proteus 7 ISIS仿真方式与虚拟仪器47
3.2.4 Proteus与Keil联调49
3.3 Proteus设计与仿真基础50
3.3.1 单片机系统的Proteus设计与仿真开发过程50
3.3.2 ISIS鼠标使用规则51
3.3.3 Proteus文件类型51
3.3.4 单片机系统的Proteus设计与仿真实例51
3.3.5 单片机系统的Proteus源代码级调试60
3.4 Proteus设计及仿真应用与提高63
3.4.1 Proteus与第三方集成开发环境的联合仿真63
3.4.2 Proteus的一些其他常用设计操作指南66
第4章 单片机并行总线开发原理72
4.1 概述72
4.2 时序分析72
4.3 三总线的扩展设计方法75
4.3.1 基本思路75
4.3.2 如何构造系统的三总线75
4.4 地址分配和译码77
4.4.1 地址译码概述77
4.4.2 常用地址译码芯片77
4.4.3 地址译码设计方法79
4.5 地址锁存84
4.5.1 地址锁存概述84
4.5.2 常用地址锁存芯片84
4.5.3 两种地址锁存法86
4.6 如何在程序中编写程序控制总线88
4.6.1 存储类型声明88
4.6.2 变量或数据类型88
4.6.3 绝对地址访问89
第5章 小型PLD设计及其在Proteus中的仿真应用90
5.1 利用Protel进行PLD设计90
5.1.1 PLD的设计91
5.1.2 Proteus对PLD的仿真93
5.2 利用WinCupl进行PLD设计96
5.2.1 PLD编程软件WinCupl简介96
5.2.2 编译WinCupl源文件96
5.2.3 PLD在Proteus中的仿真99
第6章 存储器并行总线开发103
6.1 数据存储器的并行总线开发103
6.1.1 常用静态数据存储器介绍103
6.1.2 外部数据存储器设计原理104
6.1.3 外部数据存储器设计实例106
6.2 程序存储器的并行总线开发115
6.2.1 常用程序存储器介绍116
6.2.2 程序存储器设计原理118
6.2.3 程序存储器设计实例120
第7章 开关量并行总线开发123
7.1 概述123
7.2 开关量输入设计124
7.2.1 缓冲器设计法125
7.2.2 边沿触发型锁存器设计法127
7.3 开关量输出设计129
7.3.1 缓冲器设计法129
7.3.2 边沿触发型锁存器设计法129
7.3.3 数码管并行总线设计131
7.4 输入/输出联合设计134
7.4.1 硬件电路及连线说明135
7.4.2 地址分析135
7.4.3 测试程序与仿真135
第8章 键盘并行总线开发137
8.1 概述137
8.1.1 键盘的种类137
8.1.2 键盘接口方式138
8.1.3 键盘去抖动原则和方法140
8.1.4 键盘扫描程序流程141
8.2 键盘的并行总线设计142
8.2.1 独立按键式键盘并行总线设计法142
8.2.2 矩阵键盘并行总线设计法144
第9章 液晶并行总线开发150
9.1 常见字符式液晶的接口设计150
9.1.1 字符式液晶LCD1602介绍150
9.1.2 字符式液晶LCD1602模拟I/O口设计法151
9.1.3 字符式液晶LCD1602并行总线设计法153
9.2 常见图像液晶的接口设计158
9.2.1 图像液晶LCD12864介绍158
9.2.2 图像液晶LCD12864模拟I/O口设计法159
9.2.3 图像液晶LCD12864并行总线设计法160
第10章 A/D和D/A转换并行总线开发166
10.1 A/D转换的并行接口设计166
10.1.1 常用并行A/D转换芯片介绍167
10.1.2 A/D转换的模拟I/O口设计法170
10.1.3 A/D转换的并行总线设计法173
10.2 D/A转换的并行接口设计176
10.2.1 常用并行D/A转换芯片介绍176
10.2.2 D/A转换的模拟I/O口设计法178
10.2.3 D/A转换的并行总线设计法181
第11章 实时时钟并行总线开发184
11.1 带并行总线的常用时钟芯片介绍184
11.2 DS12C887模拟I/O口设计法189
11.2.1 硬件电路及连线说明189
11.2.2 测试程序及仿真189
11.3 DS12C887并行总线设计法193
11.3.1 硬件电路及连线说明193
11.3.2 地址分析194
11.3.3 测试程序及仿真194
第12章 可编程通用并行接口芯片198
12.1 8255A芯片简介198
12.2 8255A工作方式详解200
12.3 仿真示例204
12.3.1 硬件电路及连线说明204
12.3.2 测试程序与仿真205
第13章 AVR单片机并行总线开发206
13.1 硬件电路及连线说明206
13.2 扩展存储器部分207
13.3 输入/输出部分208
热门推荐
- 1962287.html
- 1853205.html
- 3867971.html
- 2808270.html
- 3705815.html
- 1961204.html
- 2058202.html
- 424031.html
- 728876.html
- 2001085.html
- http://www.ickdjs.cc/book_2627370.html
- http://www.ickdjs.cc/book_3312075.html
- http://www.ickdjs.cc/book_1020164.html
- http://www.ickdjs.cc/book_3080076.html
- http://www.ickdjs.cc/book_2151709.html
- http://www.ickdjs.cc/book_2124406.html
- http://www.ickdjs.cc/book_1637845.html
- http://www.ickdjs.cc/book_3891764.html
- http://www.ickdjs.cc/book_2014731.html
- http://www.ickdjs.cc/book_2076182.html